İstanbul Üniversitesi Mühendislik Fakültesi Bilgisayar Mühendisliği Bölümü

23.01.2018

## LOJÍK DEVRE TASARIMI BÜTÜNLEME SINAVI

1) Aşağıdaki KLD nin çıkışı olan F(w.x.y) nunu minterm formunda bulunuz?



- 2) 3 girişli bir EXOR kapısını 4:1 Mux ve sadece 1 NOT kapısı kultanarak tasarlayınız?
- 3)- X = a'b'c'd + ag'h + ag + a'b'ce + a'bl' fonksiyonunu sadece 2x1 Mux devrelen kullanarak gerçekleyiniz? (Aşağıdaki Teoremden yararlanın)

Teorem: X(a,b,c,...) Boolean fonksiyonu X=a(Y(b,c,...))+a'(Z(b,c,...) seklinde ifade edilebilir.

Devre gerçeklemede AND, OR, NOT vs., kapılar kullanılmayacaktır. Devre girişleri sadece a,b,c,...değişkenler ve 0,1 sabitleri olmalıdır.





5) A ve B girişlerini alıp X çıkışı üreten bir Durum Makinası aşağıdaki gibi fonksiyon

Not: A ve B işaretli sayılar olarak kabul edilecektir. MSB biti önce alındığını düşününüz...... Örnek sayılar aşağıdaki gibi olursa üretilecek X çıkışı aşağıda gösterilmiştir. A=21001100 B-11100110 [A is 0, -1, -2, -4, -9, -19, -38, and -76]
[B is 0, -1, -3, -6, -12, -25, -51, and -102] X=00111111

- a) Durum Makinasını Moore Model olarak Durum Diyagramını çiziniz? b) JK ff kullanarak devrenin tasarımını

1)15p 2) 20p Süre: 80 dakika 3)20p 5)30p Başarılar...